Студопедия
Случайная страница | ТОМ-1 | ТОМ-2 | ТОМ-3
АвтомобилиАстрономияБиологияГеографияДом и садДругие языкиДругоеИнформатика
ИсторияКультураЛитератураЛогикаМатематикаМедицинаМеталлургияМеханика
ОбразованиеОхрана трудаПедагогикаПолитикаПравоПсихологияРелигияРиторика
СоциологияСпортСтроительствоТехнологияТуризмФизикаФилософияФинансы
ХимияЧерчениеЭкологияЭкономикаЭлектроника

Table 2-6. Burst and Bterm on the Local Bus

Читайте также:
  1. B) Research your local emblem. Then write an essay about it.
  2. Bit 60 MHz Local Bus
  3. Chip Select Timing Diagrams Local Chip Selects
  4. Choose the most suitable verb form in each sentence.
  5. Countable and uncountable nouns (Существительные исчисляемые и неисчисляемые).
  6. Figure 2-1. Local Bus Block Diagram
  7. Figure 4-5. Local Bus PCI Target Access

 

Mode Burst Bterm Result
  Single Cycle     One ADS# per data (default)
    One ADS# per data
Burst-4     One ADS# per four data
Continuous Burst     One ADS# per BTERM# (refer to Section 2.2.4.3.3)

На місцевому автобусі, BLAST # і BTERM # виконати наступне:

• Якщо Local Bus розриву включений для локальне простір адрес (LASxBRD [0] = 1 та / або EROMBRD [0] = 1), але режим Bterm (безперервний вибух) і BTERM # введення відключені (LASxBRD [2] = 0 та / або EROMBRD [2] = 0), то PCI 9030 сплески до чотирьох фаз даних або наступної кордону 16-байт, що настане раніше. BLAST # встановлюється на початку останнього етапу даних і нових оголошеннях # встановлюється при першому Lword неприєднання адресу (LA [3: 2] = 00) для наступного пакету.

• Якщо режим Bterm і BTERM # введення дозволені (LASxBRD [2] = 1 і / або EROMBRD [2] = 1) і стверджував: PCI 9030 завершує цикл серійної зйомки в кінці поточної фази даних, не створюючи BLAST #. PCI 9030 генерує

• Новий пакетної передачі, починаючи з нових оголошеннях #, і припинення його зазвичай з використанням доменних #.

• BTERM # введення дійсна тільки при PCI 9030 виконує операцію PCI Target.

• BTERM # використовується для позначення доступу до пам'яті перетинає кордон сторінки або вимагає нового адресного циклу.

• Якщо внутрішній стан очікування лічильник запрограмований на режим нульове значення і Bterm і

• BTERM # введення дозволені (LASxBRD [2] = 1 і / або EROMBRD [2] = 1), BTERM # ввід не проби, поки стан очікування лічильник не досягне 0.


• BTERM # завжди має пріоритет над READY #, навіть якщо обидва сигналу і стверджувалося. BTERM # Виконуєтриває угоди і викликає PCI 9030, щоб почати нову адресу / цикл даних для пакетних операцій.

 

Note: If Bterm mode (continuous burst) and BTERM# input are disabled (LASxBRD[2]=0 and/or EROMBRD[2]=0), the PCI 9030 performs the following:

32-bit Local Bus —Bursts up to four Lwords

16-bit Local Bus —Bursts up to two Lwords

8-bit Local Bus —Bursts up to one Lword In every case, it performs four data beats.

Burst-4 Mode

Якщо режим Bterm (безперервний вибух) і BTERM # введення відключені, і Local Bus розриву включений для локальне простір адрес (LASxBRD [2, 0] = 01 і / або EROMBRD [2, 0] = 01, відповідно), заливаючись може починатися в будь кордону Lword і тривати до адреси кордоні 16 байт. Після передачі даних аж до кордону передається, PCI 9030 затверджує новий цикл адресу (ADS #). Якщо режим Bterm (безперервний вибух) і BTERM # введення відключені, і Local Bus розриву включений для локальне простір адрес (LASxBRD [2, 0] = 01 і / або EROMBRD [2, 0] = 01, відповідно), розривна може починатися в будь кордону Lword і продовжують до адреси кордоні 16 байт. Після передачі даних аж до кордону передається, PCI 9030 затверджує новий цикл адресу (ADS #).


Дата добавления: 2015-07-10; просмотров: 121 | Нарушение авторских прав


Читайте в этой же книге: Viii © 2002 PLX Technology, Inc. All rights reserved. | Data Assignment Conventions | PCI Target Interface | Bit 60 MHz Local Bus | Експлуатаційні можливості | Pin Compatibility | Table 2-2. PCI Bus Little Endian Byte Lanes | Introduction | Figure 2-1. Local Bus Block Diagram | Table 2-3. READY# Data Transfers |
<== предыдущая страница | следующая страница ==>
Table 2-4. MODE Pin-to-Bus Mode Cross-Reference| Table 2-8. PCI Target Single and Burst Reads

mybiblioteka.su - 2015-2024 год. (0.007 сек.)