Студопедия
Случайная страница | ТОМ-1 | ТОМ-2 | ТОМ-3
АрхитектураБиологияГеографияДругоеИностранные языки
ИнформатикаИсторияКультураЛитератураМатематика
МедицинаМеханикаОбразованиеОхрана трудаПедагогика
ПолитикаПравоПрограммированиеПсихологияРелигия
СоциологияСпортСтроительствоФизикаФилософия
ФинансыХимияЭкологияЭкономикаЭлектроника

Краткие теоретические сведения. Учебно-отладочный стенд EV8031/AVR (V3.2) представляет собой микро процессорную систему

Динамические параметры регистров | Порядок выполнения работы | Краткие теоретические сведения | Статические и динамические состязания сигналов | Синтез схем, свободных от статических состязаний | Функциональные и логические состязания сигналов | Синтез схем, свободных от логических состязании | Анализ комбинационных схем с целью выявления состязаний | Состязания сигналов в последовательностных схемах | Существенные состязания |


Читайте также:
  1. II. Краткие сведения из теории
  2. IV. Общие сведения о спортивном соревновании
  3. V.СВЕДЕНИЯ О ППС.
  4. VIII. Заполнение раздела 6 «Сведения о сумме выплат и иных вознаграждений и страховом стаже застрахованного лица» Расчета
  5. Анализ экономико-финансовых показателей предприятия. Общие сведения о задачах
  6. Базовые сведения о времени жизни объектов
  7. В последней части будут даны в основном технические сведения.

Учебно-отладочный стенд EV8031/AVR (V3.2) представляет собой микро процессорную систему, предназначенную для изучения некоторых микроконтроллеров семейства MCS-51, а также AVR микроконтроллеров.

Структурная схема стенда приведена в техническом описании учебно-отладочного стенда EV8031/AVR (V3.2). К основной плате стенда подключена плата расширения, предназначенная для проведения лабораторных работ связанных с АЦП частотными преобразованиями, а также с обработкой дискретных сигналов. Описание платы расширения приведено в техническом описании учебно-отладочного стенда EV8031/AVR (V3.2) п. 6.

В имеющемся варианте стенда установлен микроконтроллер АТ89С52, представляющий собой CISC (Complex Instruction Set Computer), т. е. с большим набором разно форматных команд при использовании многих способов адресации микроконтроллер, выполненный по Гарвардской архитектуре с разделением адресного пространства памяти программ и данных.

Упрощенная структурная схема микроконтроллера представлена на рис. 1.

 
 

Рис. 1. Структурная схема однокристального микроконтроллера АТ89С52

(семейство MCS-51)


Дата добавления: 2015-07-20; просмотров: 93 | Нарушение авторских прав


<== предыдущая страница | следующая страница ==>
Порядок выполнения работы| Организация памяти и функционирование микроконтроллера

mybiblioteka.su - 2015-2024 год. (0.006 сек.)