Студопедия
Случайная страница | ТОМ-1 | ТОМ-2 | ТОМ-3
АрхитектураБиологияГеографияДругоеИностранные языки
ИнформатикаИсторияКультураЛитератураМатематика
МедицинаМеханикаОбразованиеОхрана трудаПедагогика
ПолитикаПравоПрограммированиеПсихологияРелигия
СоциологияСпортСтроительствоФизикаФилософия
ФинансыХимияЭкологияЭкономикаЭлектроника

Накапливающие сумматоры

Синхронные реверсивные счетчики | Декадные счетчики | Счетчики на основе метода управляемого сброса | Счетчики на основе метода исключения лишних состояний | Синтез счетчиков на основе метода исключения лишних состояний | Формирователи импульсов | Устройства синхронизации | Формирователи кода нажатой клавиши | Двоичные сумматоры | Последовательные сумматоры |


Читайте также:
  1. Двоичные сумматоры
  2. Многоразрядные сумматоры
  3. Параллельные сумматоры
  4. Последовательные сумматоры
  5. Регистры, счетчики, сумматоры.
  6. Сумматоры

Накапливающий сумматор представляет собою сочетание комбинационного сумматора и регистра, работающее по формуле S = S + А, согласно которой к содержимому сумматора добавляется очередное слагаемое, и результат замещает старое значение суммы. Учитывая особенности функционирования, накапливающие сумматоры называют иногда аккумуляторами.

Схема накапливающего сумматора показана на рис. 8-16. Перед началом суммирования все регистры памяти устанавливаются в нулевое состояние. Для этого на входы V 2 подается сигнал логического нуля, на вход С 1 подаются импульсы, что переводит регистр в режим последовательной записи сигналов, подаваемых на вход V 1. V 1 = 0, поэтому за четыре такта произойдет обнуление регистра. После этого регистры переводятся в режим параллельной записи числа в регистр (V 2 = 1, на вход С 2 подаются тактовые импульсы). С каждым тактовым импульсом сигналы с выходов сумматоров записываются в регистрах и подаются для суммирования со следующим числом. Таким образом, в регистрах будет формироваться значение накапливаемой суммы.

Рис. 8-16

Кроме использования сумматоров по их прямому назначению, они широко применяются при построении самых различных схем, узлов и операционных блоков. Сумматор является ядром арифметико-логического устройства (АЛУ), выпускаемого в виде специализированной ИС, причем само АЛУ является ядром процессорных элементов. Чрезвычайно широкое применение находят четвертьсумматоры (элементы «сложение по модулю 2»), реализуемые во многих сериях. Отметим еще несколько примеров использования сумматоров: двоично-десятичные сумматоры, инкременторы и декременторы, цифровые матричные умножители, цифровые фильтры, преобразователи кодов, счетчики и пересчетные устройства, пороговые схемы, линейные цифровые автоматы и др.


Дата добавления: 2015-07-21; просмотров: 135 | Нарушение авторских прав


<== предыдущая страница | следующая страница ==>
Параллельные сумматоры| Арифметико-логическое устройство

mybiblioteka.su - 2015-2024 год. (0.005 сек.)