Читайте также:
|
|
Если требуется хранить данные размером в n-бит, а длина слова ячейки памяти m-бит (n>m), то прибегают к наращиванию длины слова. Делается это путем объединения n / m - микросхем в группы, причем все одноименные входы, кроме информационных, соединяются между собой. Например, если требуется динамическая память емкостью 256K с длиной слова равной байту, то необходимо объединить 8 / 1 = 8 микросхем типа 565РУ7, как это показано на рис.7.19
Рис.7.19
На рисунке девять линий адреса показаны в виде шины - т.е. группы проводников, объединенных по функциональному признаку.
Увеличение количества ячеек памяти
Увеличение адресного пространства ЗУ в 2k раз требует столько же микросхем памяти и "k" дополнительных линий адреса, к уже имеющимся "n"линиям An+k-1,..An+0, An-1, An-2,... A1, A0. Дополнительные адресные линии An+k-1.. An+0 должны разбивать требуемое адрес- ное поле на 2k неперекрывающихся интервалов, покрываемых объемом памяти каждой отдельной микросхемы. Для решения этой задачи требуется дополнительный дешифратор "k в 2k". Например, если нужен блок ПЗУ емкостью 2K*4, то потребуется 8 микросхем 256*4 типа 541РТ1 и один дешифратор "3 в 8", как показано на рис. 7.20
рис. 7.20
Одноименные j- е выходы микросхем с открытым коллектором соединены с общим нагрузочным резистором Rj. Три старших дополнительных бита адреса A10,A9,A8 выбирают одну из восьми микросхем, а восемь младших бит адреса выводят содержимое одной из 256-ти ячеек памяти на шину данных (ШД).Пусть на шину адреса (ША) поступил код A10..A0 = 11000011010 = 61A. На всех выходах дешифратора, кроме шестого (A10..A8 = 110 =6) будет высокий уровень. Нулевой сигнал ~Y6 = 0 на входе ~OE1 шестой микросхемы разрешит прохождение записанной информации на выходы, а код 1 1010 = 1A(HEX) = 26(DEC) на адресных входах A7..A0 извлечет содержимое 26-ой ЯП и поместит его на четыре линии шины данных (ШД).
Особенностью метода является необходимость объединения по ИЛИ(И) одноименных выходов микросхем. Это можно выполнить или подключением одноименных выходов к 2n- входовым схемам ИЛИ(И) для каждого разряда, или выполнять выходные структуры микросхем памяти по схеме допускающей монтажное ИЛИ(И) с открытым коллектором или с третьим состоянием, что целесообразней. По этой причине все микроросхемы памяти выпускаются с такими выходами.
PCI
Высокоскоростной интерфейс: 32-64 разрядный с мультеплексированной ША данных.
Назначение:
Универсальный интерфейс (соединение процессора с переферийными элементами и системой процессора памяти). Имеется встроенная поддержка кэширования (механизм слежения за шиной – интерференция данных).
Скорость: 33,66,133 МГц.
Пересылки: 32 и 64 бит, следовательно ширина ШД: 4-8 байт
Групповые пересылки разрешаются (Burst). Реализован скрытый арбитраж: арбитраж осуществляется в то время когда когда на шину идут пересылки (время не тратится). Низкая стоимость, определяется малым числом выводов (49 для ”мастер” и 47 для Slave). Простота использования: реализована функция авто конфигурирования системы. Высокая надёжность: при пересылки осуществляется контроль чёткости адреса данных.
AD0-AD7 AD72+AD63
CBE CBE (4-7)
PAR PAR 64
FRANE LOCK
TROY INT A
IRDY INT B
STOP INT C
DEVSEL INT D
IP SEL SDONE
PERR TDO
SERR TDI
REQ TCK
GNT TRAS
CLK TRST
RST
RST – сброс
AD – мультиплексированная шина команд и подтверждение байтов
SBE – подтверждение байтов
PAR – чётность контроль: контроллируются все выше указанные разряды
FRAME – уравляется мастером или задатчиком шин; указывает начало и конец пересылок
TRDY – устройство подчинено и готово к обмену
IRDY – мастер (инициатор) готов к обмену
STOP – требование к мастеру прекратить пересылки
hock – сигнал захвата шины
DEVSEL – подчинённое устр-во (slave) распознало свой адрес
IDSEL – сигнал выбора устр-ва при инициализации системы
PERR – ошибка чётности
SERR – системная ошибка
REQ – запрос мастера к арбитру на обладание шины
GNT – подтверждение арбитра мастеру, что шина ему предоставлена
INT A,B,C,D – запрос на преревание
Дата добавления: 2015-12-08; просмотров: 100 | Нарушение авторских прав