Студопедия
Случайная страница | ТОМ-1 | ТОМ-2 | ТОМ-3
АвтомобилиАстрономияБиологияГеографияДом и садДругие языкиДругоеИнформатика
ИсторияКультураЛитератураЛогикаМатематикаМедицинаМеталлургияМеханика
ОбразованиеОхрана трудаПедагогикаПолитикаПравоПсихологияРелигияРиторика
СоциологияСпортСтроительствоТехнологияТуризмФизикаФилософияФинансы
ХимияЧерчениеЭкологияЭкономикаЭлектроника

Шина Hyper Transport

Читайте также:
  1. Версии HyperTransport
  2. Контроллер HyperTransport

Hyper Transport ранее известная как Lightning Data Transport (LDT) - это двунаправленная последовательно/параллельная, полнодуплексная компьютерная шина с высокой пропускной способностью и малыми задержкамишина, способная передавать данные одновременно в двух направлении (вниз- от процессора к чипсету и вверх- в направлении процессора от чипсета).

Исторически HyperTransport разрабатывался AMD в качестве процессорной шины нового поколения специально для чипов с интегрированным контроллером памяти (архитектура AMD64). Напомним, что в многопроцессорных системах на основе AMD Opteron подсистема памяти "размазана" по всем процессорам - у каждого есть своя локальная память, подключенная через интегрированный контроллер, и каждый может обращаться к памяти любого другого процессора (рис. 1).

Рис1

Это позволяет увеличить производительность и объем подсистемы памяти (типичного "бутылочного горлышка" SMP-систем) пропорционально числу работающих с нею процессоров, тем самым заметно увеличивая масштабируемость системы1. Такая архитектура известна уже давно - например, процессоры Silicon Graphics (SGI) в мощных графических станциях. От них архитектура и получила свое название - Non-Uniform Memory Architecture (NUMA). "Неоднородная" она потому, что "накладные расходы" на обращение к разным участкам памяти сильно отличаются: локальная память "быстрая", а память соседа - "медленная", причем чем "дальше" расположен сосед, тем медленнее память. Медлительность является следствием того, что для обращения к соседу требуется проделать целый ряд операций - переслать по межпроцессорной шине запрос, дождаться его выполнения контроллером памяти адресата, вернуть данные по шине обратно. Очевидно, что чем быстрее при этом шина, тем более "однородна" память2. Исходя из этих соображений и проектировалась новая шина (тогда еще называвшаяся Lightning Transport), призванная обеспечить пропускную способность не меньшую, чем у оперативной памяти, и минимальные задержки на передачу данных и сообщений.


Дата добавления: 2015-07-15; просмотров: 104 | Нарушение авторских прав


Читайте в этой же книге: Host BusПредназначена для скоростной передачи данных (64 разряда) и сигналов управления между процессором и остальными компонентами системы. | Параметры FSB у некоторых микропроцессоров | Логический уровень | Обзор шины | Версии HyperTransport | Контроллер HyperTransport | Шина QP | Шина QPI | Шина памяти | Разновидности шин FSB |
<== предыдущая страница | следующая страница ==>
Процессорная шина| Физический уровень

mybiblioteka.su - 2015-2024 год. (0.005 сек.)