Читайте также:
|
|
Заключается в том, что предварительно в структуре последовательной схемы находятся цепочки последовательно связанных элементов памяти. Цепочки разъединяются с помощью блокирующих вентилей, а для равенства задержек сигналов к отдельным цепочкам затем добавляются избыточные элементы памяти. Для преобразованной таким образом структурной схемы применяют способы проверки, разработанные для счетчиков:
введение параллельного входа в счетчик, например, при котором 16-битовый счетчик устанавливается в определенное состояние с помощью 4 входов вместо 16, что обеспечивает установку определенных комбинаций (рис. 24, а);
применение связей между группами элементов счетчика (рис. 24, б).
Рассматриваемые способы зависят от уровня локализации неисправностей. При этом следует обеспечить параллельную подачу входных сигналов на все цепочки и их параллельный анализ. Такой способ эффективен для одновременной проверки нескольких микропроцессоров, так как позволяет сократить время проверки и обеспечить ее полноту.
Дата добавления: 2015-09-02; просмотров: 46 | Нарушение авторских прав
<== предыдущая страница | | | следующая страница ==> |
Использование блокирующей логики. | | | Сокращение числа тестовых входов. |