|
Функциональная особенность триггеров этого типа состоит в том, что сигнал на выходе Q в такте (n+1) равен значению сигнала на входе D в предыдущем такте n. Другими словами, D-триггер задерживает на один такт информацию, существовавшую на входе D. Триггер принял свое название от первой буквы английского слова delay – задержка. Логическое уравнение D-триггера имеет вид:
.
Асинхронный D-триггер не применяется, так как его выход просто повторяет входной сигнал после окончания переходного процесса, поэтому все реальные D-триггеры тактируемые и функционируют в соответствии с табл. 8. Смена состояний триггера происходит под действием тактового импульса (С=1), т. е. хранение информации в D-триггере обеспечивается цепями синхронизации. Управление по тактовому входу может быть статическим, динамическим, а также двухступенчатым.
Матрица переходов D-триггера приведена в (табл. 9)
Структурная логическая схема простейшего D-триггера со статическими входами и его условное обозначение представлены на рис.34.
а б
Рис.34. Пример D-триггера со статическим управлением уровнем С = 1 – а и его обозначение – б
Дата добавления: 2015-07-11; просмотров: 111 | Нарушение авторских прав
<== предыдущая страница | | | следующая страница ==> |
Асинхронный RS-триггер | | | T-триггер |