Читайте также:
|
|
1. Початковий стан схеми.
Тригер DD4 перебуває в нульовому стані (на виході Q лог. «0»).
Цей лог. «0» надходить на вхід дозволу паралельного запису інформації LOAD лічильника DD1, тому лічильник установлюється в стан, заданий на блоці кодування. Також цей лог. «0» находить на один із входів елемента «І» DD3.1, тим самим блокуючи проходження імпульсів з ГОЧ на лічильник DD2. Лічильник DD2 перебуває в нульовому стані.
2. Після ввімкнення схеми:
а) За допомогою перемикача S5 встановлюємо тригер DD4 у стан лог. «1»;
б) лог. «1» з виходу Q тригера DD4 надходить на вхід LOAD’ лічильника DD1, тим самим дозволяючи йому роботу, та на один із входів елемента «I» DD3.1, тим самим дозволяючи імпульсам з ГОЧ проходити на лічильник DD2;
в) лічильник DD2 починає підрахунок імпульсів з ГОЧ Як тільки на його виході QD з'являється лог. «1», цей сигнал надходить на тактовий вхід CLK лічильника DD1 і його стан зменшуйся на одиницю; лог. «1» надходить також на входи встановлення в нуль R01 R02 лічильника DD2, тим самим встановлюючи його в нульовий стан;
г) далі процес описаний в п. в, повторюється доти, доки лічильник не встановиться в нульовий стан;
д) як тільки лічильник DD1 встановиться в нульовий стан, на його виході MAX/MIN з'являється лог.«1» і надходить на вхід R тригера DD4, установлюючи його в нульовий стан;
е) лог.«0» з виходу Q надходить на вхід LOAD’ лічильника DD1 тому лічильник встановлюється в стан, заданий на блоці кодування;
є) далі процес роботи повторюється згідно з п. а – е.
Отже, увесь проміжок часу між установленням тригера DD4 в «1» і встановленням його в «0» на виході Q цього тригера присутній вихідний сигнал високого рівня (прямокутний імпульс). Очевидно, що чим більше число, задане на блоці кодування, тим довше лічильник DD1 буде його описувати і тим довше на виході Q тригера DD4 перебуватиме сигнал високого рівня.
Перетворювач двійковий код – фазовий зсув
Даний перетворювач призначено для генерації двох послідовностей прямокутних імпульсів, фазовий зсув між якими пропорційний двійковому коду, що подається на його вхід. Структурну схему перетворювача двійковий код – фазовий зсув зображено на рис. 1.5.
Рис. 1.5
До схеми досліджуваного перетворювача, побудованої на двох лічильниках 1 і 3з одним і тим самим коефіцієнтом ділення КД,які працюють паралельно, входять пристрої затримки імпульсів (лічильник 2), блок кодування (вихідний код N якого керує пристроєм затримки), ключі та генератор опорної частоти.
Якщо на лічильнику 2попередньо встановлено код N, який дорівнює 0, то лічильник 2не створює затримки і на виходах лічильників 1 та 3формуються синфазні послідовності імпульсів з періодом
Якщо на лічильнику 2 попередньо встановлено код N, відмінний від 0, то після списання встановленого коду на його виході ≤ 0 з'являється імпульс, який відкриває ключ і пропускає імпульси з ГОЧ на лічильник 3.Тобто імпульси на виході лічильника 3з'являться тільки через часовий інтервал
Таким чином, імпульсна послідовність на виході лічильника 3буде зсуненою відносно імпульсної послідовності на виході лічильника 1на час tN(рис. 1.6). Фазовий зсув дорівнюватиме
Рис. 1.6
Дата добавления: 2015-07-11; просмотров: 88 | Нарушение авторских прав