Читайте также: |
|
Скремблирование осуществляют с помощью устройства, реализующего логическую операцию суммирования по модулю два исходной двоичной последовательности и преобразующего случайного сигнала, в качестве которого используется псевдослучайная последовательность (рисунок 8.7).
Рисунок 8.7 Схема формирования скремблированного линейного сигнала
Операция сложения по модулю два заключается в следующем:
Псевдослучайная последовательность для линейного кодирования в ВОСП формируется циклически, например, линейный код SDH систем воспроизводится за 127 тактов. Для формирования линейного скремблированного кода в формате NRZ генерируется образующий полином по схеме
g(x) = 1 + x 6 + x 7, (8.4)
где x n обозначает единицу в n – м разряде, т.е. в разрядах 6 и 7.Общая длина скремблирующей последовательности равна 7.
Рисунок 8.8 Схема формирования скремблирующей последовательности
Схема формирования скремблирующей последовательности представлена на рисунке 8.8.
Псевдослучайную последовательность формируют семь D-триггеров и сумматор по модулю два. Каждым опорным тактам цифровые данные перемещаются из триггера в триггер. Благодаря сумматору по модулю два образуется псевдослучайный код (рисунок 8.9).
Рисунок 8.9 Формирование псевдослучайного скремблирующего кода
После скремблирования происходит формирование линейного сигнала в формате NRZ (рисунок 8.10).
Рисунок 8.10 Формирование линейного сигнала в формате NRZ
При скремблировании линейного сигнала системы SDH группа двоичных символов, расположенная в начале цикла STM-N не подвергается преобразованию в скремблере. Эта группа символов (6 байт´ N) образует синхрослово, которое необходимо для распознавания цикла STM-N на приемной стороне. Обнаружение цикла STM-N в приемной части позволяет запустить процедуру дескремблирования и восстанавливать информационный сигнал из линейного.
Основные достоинства скремблированного линейного сигнала ВОСП:
Дата добавления: 2015-07-11; просмотров: 214 | Нарушение авторских прав