Студопедия
Случайная страница | ТОМ-1 | ТОМ-2 | ТОМ-3
АрхитектураБиологияГеографияДругоеИностранные языки
ИнформатикаИсторияКультураЛитератураМатематика
МедицинаМеханикаОбразованиеОхрана трудаПедагогика
ПолитикаПравоПрограммированиеПсихологияРелигия
СоциологияСпортСтроительствоФизикаФилософия
ФинансыХимияЭкологияЭкономикаЭлектроника

Регістри

Загальні теоретичні відомості | Заперечення вислову | Логічне додавання | Логічне множення | Складні схеми логічних висловів | Інтегральні тригери | R-S – тригери | D – тригер | Лічильний Т – тригер | JK – тригери |


Регістрами називають функціональні вузли цифрової інтегральної електроніки, які призначені для записування, тимчасового зберігання і перетворення двійкової інформації. Інформація надходить і зберігається у вигляді n -розрядних двійкових чисел. Будь-який регістр складається із сполучених у певній послідовності запам’ятовуючих пристроїв – тригерів (D, RS чи JK - типу) і логічних елементів для керування ними. Кожен тригер призначений для введення, зберігання та виведення одного розряду двійкового числа. Загальна кількість тригерів у регістрі визначає його розрядність. Якщо, наприклад, регістр складається з чотирьох тригерів, то він призначений для зберігання чотирирозрядних двійкових чисел.

Залежно від призначення регістри поділяють на три групи: нагромаджувальні, зсувні, перетворювальні. За способом запису інформації розрізняють паралельні, послідовні та паралельно-послідовні регістри.

У паралельних регістрах записування інформації здійснюється одночасно у всі розряди. У послідовних – записування зсувається тактовими імпульсами від одного розряду до іншого. Паралельно - послідовні регістри можуть працювати як паралельні і як послідовні. Нагромаджувальні регістри виконуються з паралельним кодуванням, зсувні – переважно з послідовним, а перетворювальні – перетворюють двійкову інформацію паралельного коду у послідовний і навпаки.

Функціональна схема паралельного регістра на тактованих D – тригерах зображена на рис. 10.

 

 

Рис. 10. Схема паралельного регістра

 

Кількістьтригерів відповідає розрядності регістра. Зображений на

рис. 10 регістр записує, зберігає та видає код двійкового числа. Логічні елементи ”İ“ (D1 – D3) призначені для введення інформації, а на елементах

D4 – D6 типу ”İ - НЕ зібрана схема виведення інформації.

Регістр працює таким чином. Спочатку тригери встановлюються у нульовий стан. Число, яке хочуть ввести в регістр, подають у паралельному коді на схеми збіжності D1, D2, D3. Нехай треба записати число 101 (число 5 у десятковому численні). На верхні входи D1 і D3 під час записування буде діяти напруга, що відповідає логічній одиниці, а на верхній вхід D2 – напруга логічного нуля. Записування числа у тригерний регістр здійснюється після подавання на нижні входи D1, D2, D3 тактового сигналу. Тригери Т1 та Т3 після подавання на їх входи С тактового сигналу перейдуть у стан Q1=1 та Q3=1. Тригер Т2 залишиться у нульовому стані – Q2=0. Виведення (зчитування) записаного у регістр числа здійснюється через логічні елементи D4 – D6 після подавання на їх нижній вхід тактового сигналу. У цьому випадку виведення з регістра 101 на верхні входи схем D4 і D6 будуть подані одиниці з прямих виходів тригерів Т1 і Т3 (Q1 і Q3). На верхній вхід D5 з Т2 буде поданий сигнал, що відповідає логічному “0”. За логікою роботи схем ”İ - НЕ на виході регістра отримаємо число 101, яке було записане і зберігалося у регістрі.


Дата добавления: 2015-07-21; просмотров: 183 | Нарушение авторских прав


<== предыдущая страница | следующая страница ==>
Лічильники імпульсів| Комбінаційні пристрої

mybiblioteka.su - 2015-2024 год. (0.006 сек.)