Студопедия
Случайная страница | ТОМ-1 | ТОМ-2 | ТОМ-3
АвтомобилиАстрономияБиологияГеографияДом и садДругие языкиДругоеИнформатика
ИсторияКультураЛитератураЛогикаМатематикаМедицинаМеталлургияМеханика
ОбразованиеОхрана трудаПедагогикаПолитикаПравоПсихологияРелигияРиторика
СоциологияСпортСтроительствоТехнологияТуризмФизикаФилософияФинансы
ХимияЧерчениеЭкологияЭкономикаЭлектроника

Структура мікропроцесора ВМ85

Читайте также:
  1. I.2. Структура оптимизационных задач
  2. VІІ. Методика проведення заняття і його організаційна структура
  3. VІІ. Методика проведення заняття і організаційна структура заняття
  4. VІІ. Методика проведення заняття та організаційна структура заняття
  5. А. Структура ВС России и система управления войсками.
  6. Архитектура персонального компьютера, структура вычислительных систем. Программное обеспечение вычислительной техники.
  7. Б. Структура, номенклатура и биосинтез простагландинов и тромбоксанов

Мікропроцесор ВМ85 містить АЛП, ПК і схеми інтерфейсу (рис. 7.9).

Рис. 7.9. Структура мікропроцесора ВМ85

 

Арифметико-логічний пристрій містить:

· арифметико-логічний блок, до якого входять: паралельний комбінаційний суматор , регістр-акумулятор А, регістр тимчасового зберігання даних ТР (від temp), регістр прапорців (ознак) FL (від flag) і схема десяткової корекції ДК;

· блок регістрів загального призначення В, С, D Е, H і L.

Всі регістри і суматори в АЛП – восьмирозрядні.

В ПК входять:

· восьмирозрядний регістр команд РГК і дешифратор команд ДШК;

· шістнадцятирозрядний програмний лічильник РС (від program counter), покажчик стеку (від stack pointer) та регістр адреси із схемою інкремента-декремента РАІД;

· буфер старшого байта адреси (БА) і сумісний буфер молодшого байта адреси і байта даних (БАД), який працює в мультиплексному режимі;

· блок вироблення керуючих сигналів та синхронізації (БКС).

Схема інтерфейсу містить блоки послідовного обміну даними (ПОД) та обробки переривань (БПР). Усі функціональні компоненти мікропроцесора об'єднані внутрішньою восьмирозрядною шиною.

В АЛБ виконуються арифметико-логічні операції над двійковими і двійково-десятковими операндами. Акумулятор А побудований на двоступеневих тригерах. При виконанні більшості арифметико-логічних операцій використовують складний комбінаційний суматор . При цьому в акумуляторі зберігається перший операнд, а в регістрі ТР – другий; результат операції записується до акумулятора.

Регістр ТР бере участь в операціях міжрегістрових передач, а акумулятор використовується також при паралельному і послідовному введенні-виведенні даних. У регістр прапорців після виконання більшості операцій автоматично записуються такі ознаки:

· CY – прапорець перенесення, встановлюється за наявності перенесення із старшого біта результату (в операціях віднімання він стає прапорцем позики);

· S – прапорець знака, збігається зі значенням старшого біта результату;

· Z – прапорець нуля, встановлюється при нульовому результаті;

· Р – прапорець паритету, встановлюється за наявності в результаті парного числа одиниць;

· АС – допоміжний прапор, встановлюється при наявності перенесення між тетрадами результату.

В суматорі виконуються всі арифметико-логічні операції та зсуви. Схема ДК призначена для корекції результатів додавання двійково-десяткових чисел у двійковому суматорі .

Регістри В, С, D, Е, Н та L призначені для зберігання даних (як операндів, так і результатів) в процесі виконання програми. В ряді операцій вони поєднуються в регістрові пари ВС, і НL, які зберігають двобайтові дані або покажчики адрес операндів у пам'яті.

Програмний лічильник РС призначений для зберігання адреси команди, яка буде виконуватися наступною. Зміст РС автоматично збільшується на константу, яка дорівнює числу байтів у команді.

Покажчик стека зберігає адресу комірки стеку, до якої було останнє звернення. При записуванні до пам'яті зміст зменшується, а при читанні – збільшується.

Регістр РАІД дозволяє збільшувати або зменшувати на одиницю зміст програмного лічильника РС, покажчик стеку і регістрових пар.

Регістр команд РГК використовується для приймання і зберігання на час виконання операції першого байта команди, який містить код операції. Зміст РГК розшифровується дешифратором команд ДШК і передається до блоку БКС. Останній виробляє сигнали синхронізації та керування обчислювальним процесом у комп'ютері.

Блок керування перериваннями (БПР) перемикає мікропроцесор з виконання однієї програми на іншу за допомогою зовнішніх сигналів переривання. Введені такі входи і відповідні рівні переривань:

· ТRAP – має найвищий пріоритет і не може відключатися або маскуватися; призначений на випадок появи помилки, яку не можна усунути (наприклад, при пошкодженні джерела живлення або появи несправності в шинах);

· RST 7.5, RST 6.5, RST 5.5, INT – сигнали переривання на цих входах можуть маскуватися (програмно забороняється їхнє сприймання). Вхід INT призначений для обслуговування векторних переривань за командами RSTп і CALL п з використанням контролера КР580ВН59.

На початку кожного машинного циклу буфер БА виставляє і утримує на лініях А15 – А8 старший байт адреси пам'яті, а буфер БАД передає на короткий час молодший байт адреси на лінії АД7АД0, який за сигналом AEN повинен записатися до зовнішнього регістра-фіксатора. Після цього двонаправлений буфер БАД перемикається на записування або зчитування даних. Периферійні пристрої адресуються восьмирозрядним кодом, який одночасно поступає на дві частини шини адреси. Блок ПОД за командою RIM виконує послідовне введення даних, а за командою SIM – послідовне виведення.

Порівняно з програмно сумісним мікропроцесором КР580ВМ80А мікросхема ВМ86 має такі відмінності: двофазну синхронізацію замінено на однофазну; збільшено в два рази частоту синхронізації; замість трьох джерел живлення використовується один; добавлено дві команди послідовного введення-виведення.


Дата добавления: 2015-10-24; просмотров: 111 | Нарушение авторских прав


Читайте в этой же книге: Загальна характеристика пам'яті | Класифікація електронної пам'яті | Загальна характеристика статичних запамятовувальних пристроїв | Різновиди статичної пам'яті | Мікросхеми РПЗП-ЕС на МНОН-транзисторах | Мікросхеми РПЗПУ на ЛІЗМОН-транзисторах | Мікросхема файлової флеш-пам'яті 28F008SA | Область застосування ПЛІС | Програмувальні матриці PAL і GAL | Архітектура мікропроцесорів |
<== предыдущая страница | следующая страница ==>
Програмно керований обмін інформацією| Арифметичний співпроцесор К1810ВМ87

mybiblioteka.su - 2015-2024 год. (0.006 сек.)