|
Государственное бюджетное образовательное учреждение СПО
Пермский авиационный техникум им. А. Д. Швецова
Самостоятельная работа
Построение схемы по временной диаграмме
Пояснительная записка
АТСР.230113.12.123 ПЗ
Разработал студент Потомов А.А.
Проверил преподаватель Байдина И.Ф.
Содержание
1Описание работы…………………………..…………………………………...4
2Расчет выходного каскада………..……………………………………………8
Список использованной литературы………………………….………………..9
Задание
Составить схему по заданной временной диаграмме, используя выпрямитель выбрать транзистор, провести расчет выходного каскада
![]() |
Рисунок 1 – заданная временная диаграмма
1. Описание работы схемы
Схема электрическая принципиальная представлена на рисунке 2
временная диаграмма работы устройства представлена на рисунке 3.
Перечень элементов представлен в таблице 1.
Схема построена с использованием 3 D-триггеров. Технология изготовления ТТЛ. Разрешение работы контролируется импульсом Р. Он поступает на входы R элементов DD1.1, DD1.2, DD2.1, DD2.2. На выходе элемента DD1.1 формируется последовательность импульсов, у которой длительность импульсов в 2 раза больше, чем у входной последовательности.
На выходе элемента DD1.2 присутствует последовательность импульсов, у которой длительность импульсов в 2 раза больше, чем у последовательности импульсов на выходе микросхемы DD1.1.
С использованием элементов DD5.1, DD5.2, DD5.3 выполняется операция неравнозначности сигнала F
С использованием элемента DD3.1 выполняется операция
"логическое умножение" сигналов с элементов DD5.1, F,P, DD1.2, DD2.1.
С использованием элемента DD3.2 выполняется операция
"логическое умножение" сигналов с элементов DD5.3, DD5.4, DD1.1, DD1.2.
Для получения выходного импульса, соответствующего
заданию используется элемент DD4,1.Выполняется операция 'логическое сложение и отрицание" сигналов с выходов элементов DD3.1 и DD3.2 и элемент DD4,2 'логическое сложение и отрицание" сигналов с выхода DD4,1.
Рисунок 2 – схема электрическая принципиальная
Рисунок 3 – временная диаграмма заданных точек
Таблица 1 – перечень элементов
Обозначение | Наименование | Кол-во | Примечания |
|
|
|
|
| Микросхемы |
|
|
|
|
|
|
DD1 | K555TM2 |
| |
DD2 | K155ЛП5 |
| |
DD3 | KМ155ЛИ2 |
| |
DD4 | К561ЛЕ10 |
| |
DD5 | K155ЛИ2 |
| |
|
|
|
|
| Резисторы |
|
|
|
|
|
|
R1 | C2-33Н-0,125Bm-680 Ом |
| |
R2 | C2-33Н-0,125Bm-3,5 кОм |
| |
|
|
|
|
| Транзистор |
|
|
|
|
|
|
VT1 | КТ127А-1 |
| |
|
|
|
|
|
|
|
|
2. Расчет выходного каскада
Исходные данные Rh=700 Ом.
Используется маломощный, низкочастотный транзистор КТ127А-1.
В соответствии со справочными данными транзистора
В=15
Uкэ нас=0.5В
Uбэ нас=1.4В
Ток коллектора определяется по формуле:
Iк = (Unum-Uкэ Hac)/Rн.
где U пит-напряжение источника питания;
Uкэ нас-напряжение коллектора эмиттера в режиме насыщения.
RH-сопротивление нагрузки;
Iк = {5В-0,5)/700 0м=0.006А
Ток базы определяется по формуле:
Iб = (lк*К)/В
где lк-ток коллектора транзистора VT1;
К-коэффициент насыщения транзистора.
В-коэффициент передачи тока транзистора в схеме с общим эмиттером.
Iб = (0,006*2)/15=0,0008А
Ток резистора R2 составляет 5-10% от тока базы.
Iг2=10%*lб
Iг2=10%*0.0008А=0,00008А
Сопротивление резистора R2 определяется по формуле:
R2=Uбэ нас/Ir2.
где Uбэ нас падение напряжения на переходе база эмиттер в режим насыщения,
R2=1.4B/0,00008=1.75k0m
Сопротивление резистора R3 определяется по формуле
R3=(Uвых-Uбэ нас)/Iб,
где Uвых - напряжение сигнала "лог. 0" на выходе микросхемы.
Uвых=Ik*Rн=0,006*700=4,2В
R3=(4.2-1,4)/0,0008=3,5 кОм
Список использованной литературы:
1 Шило В.Л. популярные цифровые микросхемы. - М. Радио и связь. 1989.
2 Колобеков Б.А. цифровые устройства и микропроцессорные схемы. - М. Радио и связь. 2000.
3 Угрюмов Е.Л. Цифровая схемотехника. - М. БХВ-Петербург. 2004.
Дата добавления: 2015-08-29; просмотров: 36 | Нарушение авторских прав
<== предыдущая лекция | | | следующая лекция ==> |
Самостоятельная работа по теме | | | Самостійна по Бугаєвському Тема 7. Військова дисципліна. Заняття 2. Положення 1-4 статей Дисциплінарного статуту Збройних Сил України. |