Студопедия
Случайная страница | ТОМ-1 | ТОМ-2 | ТОМ-3
АрхитектураБиологияГеографияДругоеИностранные языки
ИнформатикаИсторияКультураЛитератураМатематика
МедицинаМеханикаОбразованиеОхрана трудаПедагогика
ПолитикаПравоПрограммированиеПсихологияРелигия
СоциологияСпортСтроительствоФизикаФилософия
ФинансыХимияЭкологияЭкономикаЭлектроника

Архитектура процессора AMD К8, HyperTransport

Логические основы ЭВМ, элементы и узлы, цифровой логический уровень архитектуры ЭВМ | Гарвардская архитектура (разработана Говардом Эйкеном в Гарвардском университете) | Цикл выполнения команды |


Читайте также:
  1. Архитектура
  2. Архитектура древнегреческого города
  3. Архитектура программного обеспечения
  4. Архитектура программного обеспечения
  5. Архитектура типового микропроцессора.
  6. Архитектура. Замки Луары

K8 - это x86 совместимая архитектура центрального микропроцессора, разработанная корпорацией AMD.
Самые первые процессоры с архитектурой K8 были представлены миру в апреле 2003 года, получили название OPTERON и и были предназначены для серверных платформ.

В процессорах К8 северный мост встроен прямо в сам процессор. У интел же СМ не интегрирован. Интеграция СМ в процессор обеспечивает более быстрый контроллер оперативной памяти и одновременно дает возможность более эффективно решать задачи свойственные, именно, многопроцессорным системам

Технология HyperTransport (ранее известная как LDT, Lightning Data Transport, сейчас часто называется просто "HT") – это разработанная консорциумом HyperTransport Technology (во главе с компанией с AMD) шина для высокоскоростной пакетной связи с низкими задержками, построенная по схеме "точка-точка", которая позволяет микросхемам передавать данные с максимальной скоростью до 41.6 Гб/c (для 32-битного варианта версии 3.0). Масштабируемость её архитектуры способна упростить внутрисистемные соединения путем замены некоторых существующих шин и мостов, а также путем снижения количества узких мест и задержек внутри системы. HyperTransport может применяться в архитектуре персональных компьютеров и серверов как замена проприетарной версии системной шины (FSB) для связи процессора с чипсетом и для связи процессоров между собой в многопроцессорных системах - это отличительная особенность всех процессоров AMD с архитектурой K8 (Athlon64) и далее.

12) Архитектура Intel Net Burst, технология Hyper-Threading

NetBurst (рабочее название — P68) — суперскалярная гиперконвейерная микроархитектура, разработанная компанией Intel и лежавшая в основе микропроцессоров Pentium 4, Pentium D, Celeron и Xeon.Архитектура NetBurst разрабатывалась, в первую очередь, с целью достижения высоких тактовых частот процессоров. Характерными особенностями архитектуры NetBurst являются гиперконвейеризация и применение кэша последовательностей микроопераций вместо традиционного кэша инструкций. АЛУ процессоров архитектуры NetBurst также имеет существенные отличия от АЛУ процессоров других архитектур. Также возможно применение технологии Hyper-threading.[1

Гиперконвейеризация Процессоры Pentium 4 на ядрах Willamette и Northwood имеют конвейер глубиной 20 стадий, а процессоры на ядрах Prescott и Cedar Mill — 31 стадию

Hyper-threading (англ. Hyper-threading — Гиперпоточность, официальное название Hyper-Threading Technology (HTT)) — торговая марка компании Intel для разработанной ею реализации технологии «одновременной мультипоточности» (англ. Simultaneous multithreading) в процессорах на микроархитектуре NetBurstЭта технология увеличивает производительность процессора при определённых рабочих нагрузках путём предоставления «полезной работы» (англ. useful work) исполнительным устройствам (англ. execution units), которые иначе будут бездействовать; к примеру, в случаях кэш-промаха. Процессоры Pentium 4 (с одним физическим ядром) с включённым Hyper-threading операционная система определяет как два разных процессора вместо одного.В процессорах Core 2 Duo поддержка технологии Hyper-threading не была реализована. В процессорах Core i3 и Core i7 снова используется Hyper-threading, при этом каждое физическое ядро процессора определяется операционной системой как два логических. Также эта технология присутствует в некоторых процессорах серии Atom.В процессорах с использованием этой технологии каждый физический процессор может хранить состояние сразу двух потоков, что для операционной системы выглядит как наличие двух логических процессоров (англ. Logical processor). Физически у каждого из логических процессоров есть свой набор регистров и контроллер прерываний (APIC), а остальные элементы процессора являются общими. Когда при исполнении потока одним из логических процессоров возникает пауза (в результате кэш-промаха, ошибки предсказания ветвлений, ожидания результата предыдущей инструкции), то управление передаётся потоку в другом логическом процессоре. Таким образом, пока один процесс ждёт, например, данные из памяти, вычислительные ресурсы физического процессора используются для обработки другого процесса


Дата добавления: 2015-08-27; просмотров: 87 | Нарушение авторских прав


<== предыдущая страница | следующая страница ==>
Блок предсказаний переходов и архитектура APM.| Общие сведения о системах счисления

mybiblioteka.su - 2015-2024 год. (0.007 сек.)